CMOS电路设计基础解析课件_第1页
CMOS电路设计基础解析课件_第2页
CMOS电路设计基础解析课件_第3页
CMOS电路设计基础解析课件_第4页
CMOS电路设计基础解析课件_第5页
已阅读5页,还剩65页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、2.1 晶体管知识简介 2.2 MOS晶体管开关 2.3 基本的CMOS逻辑门 2.4 逻辑设计相关基础知识简介 习题 第2章 CMOS电路设计基础 2.1 晶体管知识简介 第2章 CMOS电路设计基础 代替体积大、功率消耗大的电子管电子管:2.1 晶体管知识简介由抽成几近真空的玻璃(或金属,陶瓷)外壳及封装在壳里的灯丝,阴极和阳极组成。代替体积大、功率消耗大的电子管2.1 晶体管知识简介由抽成几晶体管:体积小,功耗低,成本低,能大规模生产晶体管的发明 贝尔实验室的第一个晶体管和目前已经集成9.65亿个晶体管的AMD RV770 显示核心晶圆 晶体管:晶体管的发明 贝尔实验室的第一个晶体管和晶

2、体管的发明该晶体管不太好做成产品,一个锗片上放着金属丝,结构比较复杂同一年,肖克莱利用平面工艺的方法,就是说在硅平面上用扩散、掩膜等方法,也做成一个同样性能的晶体管,实现了晶体管大规模生产晶体管的发明该晶体管不太好做成产品,一个锗片上放着金属丝,结晶体管的发明晶体管被取名为trans-resister (转换电阻),后来缩写为transistor1956年,肖克莱、巴丁、布拉顿三人因发明晶体管同时荣获诺贝尔物理学奖。晶体管之父WilliamShockley晶体管的发明晶体管被取名为trans-resister (转晶体管和电子管比较晶体管的构件是没有消耗的。电子管,会因阴极原子的变化和慢性漏气

3、而逐渐劣化。晶体管的寿命一般比电子管长100到1000倍,称得起永久性器件的美名。晶体管消耗电能极少,仅为电子管的十分之一或几十分之一晶体管不需预热,一开机就工作。电子管开机后,非得等一会儿才听得到声音,看得到画面晶体管和电子管比较晶体管的构件是没有消耗的。电子管,会因阴晶体管结实可靠,比电子管可靠100倍,耐冲击、耐振动,这都是电子管所无法比拟的。另外,晶体管的体积只有电子管的十分之一到百分之一,放热很少,可用于设计小型、复杂、可靠的电路。晶体管和电子管比较晶体管结实可靠,比电子管可靠100倍,耐冲击、耐振动,这都2. 晶体管的分类按半导体材料:硅、锗按极性:NPN, PNP按结构及制造工艺

4、:扩散型晶体管、合金型晶体管和平面型晶体管 双极型晶体管,场效应管2. 晶体管的分类按半导体材料:硅、锗CMOS电路设计基础解析课件2.2 MOS晶体管开关CMOS简介MOS晶体管(金属-氧化物-半导体场效应管)是构成CMOS电路的基本元件,可分为NMOS和PMOS晶体管两种。NMOS晶体管和PMOS晶体管组合在一起,两者互为补充,构成互补MOS(CMOS)。其实CMOS是芯片的一种制作工艺。2.2 MOS晶体管开关CMOS简介2.2 MOS晶体管开关NMOSNMOS晶体管由埋在P型衬底中的N型漏区和源区构成。源、漏之间的电流是由通过源极和漏极之间的N型导电沟道中的电子形成的。NMOS晶体管的

5、结构图和电路符号图2.2 MOS晶体管开关NMOSNMOS晶体管的结构图和电2.2 MOS晶体管开关PMOSPMOS晶体管由埋在N型衬底中的P型漏区和源区构成。源、漏之间的电流是由通过源极和漏极之间的P型导电沟道中的电子形成的。PMOS晶体管的结构图和电路符号图2.2 MOS晶体管开关PMOSPMOS晶体管的结构图和电基本电路结构:MOS器件结构基本电路结构:MOS器件结构基本电路结构:CMOS基本电路结构:CMOS基本电路结构:CMOS基本电路结构:CMOSCMOS结构CMOS结构2.2 MOS晶体管开关CMOS简介NMOS的衬底总是接逻辑“0”电平,当NMOS的栅极接逻辑“1”电平的时候,

6、NMOS导通PMOS的衬底总是接逻辑“1”电平,当栅极接逻辑“0”电平的时候,PMOS导通NMOS晶体管的栅极看起来像是“1”,而PMOS晶体管的栅极看起来像是“0”2.2 MOS晶体管开关CMOS简介2.2 MOS晶体管开关2.2.1独立晶体管开关NMOS晶体管和PMOS晶体管可以看做是一个压控式开关,栅极上所加的电压控制晶体管的“开”或者是“关”。晶体管的开关模型2.2 MOS晶体管开关2.2.1独立晶体管开关晶体管的开2.2 MOS晶体管开关当NMOS的栅极加逻辑“1”电平,开关“闭合”或者“导通”,源极和漏极被连接起来,如果传递高电平“1”,那么电压经过开关后会降一些。通常用NMOS晶

7、体管传递逻辑“0”电平,而用PMOS晶体管传递逻辑“1”电平。2.2 MOS晶体管开关当NMOS的栅极加逻辑“1”电平,NMOS是在P型硅的衬底上,通过选择掺杂形成N型的掺杂区,作为NMOS的源漏区;PMOS是在N型硅的衬底上,通过选择掺杂形成P型的掺杂区,作为PMOS的源漏区。两块源漏掺杂区之间的距离称为沟道长度L,而垂直于沟道长度的有效源漏区尺寸称为沟道宽度W。对于这种简单的结构,器件源漏是完全对称的,只有在应用中根据源漏电流的流向才能最后确认具体的源和漏。 NMOS是在P型硅的衬底上,通过选择掺杂形成N型的掺杂区,作沟道长L、沟道宽W沟道长度L:为漏源之间栅的尺寸,一般其最小尺寸即为制造

8、工艺中所给的特征尺寸(如0.25m工艺即表示其沟道的最小长度为0.25m左右)沟道宽度W:为垂直于沟道长度方向的栅的尺寸沟道长L、沟道宽W2.2 MOS晶体管开关NMOS和PMOS的电阻模型MOS管的W越宽,L越短,MOS的等效电阻越小,开关速度越快MOS管的尺寸决定了开关速度2.2 MOS晶体管开关NMOS和PMOS的电阻模型晶体管和的电阻模型晶体管和的电阻模型2.2 MOS晶体管开关在设计版图的时候,晶体管的尺寸要与电路设计的晶体管的尺寸保持一致在电路图中要把晶体管的尺寸标注出来晶体管的尺寸包括长度和宽度在电路图中晶体管的长度是可以省略不标的。2.2 MOS晶体管开关在设计版图的时候,晶体

9、管的尺寸要与标注器件尺寸的MOS晶体管晶体管尺寸在电路图中的标注标注器件尺寸的MOS晶体管晶体管尺寸在电路图中的标注2.2 MOS晶体管开关复合开关模型2.2 MOS晶体管开关复合开关模型2.3 基本的CMOS逻辑反相器与非门或非门传输门2.3 基本的CMOS逻辑反相器2.3.1 反相器反相器(Inverter)的功能就是将输入的信号反相输出。反相器的真值表2.3.1 反相器反相器(Inverter)的功能就CMOS反相器CMOS反相器反相器的尺寸标注方法反相器的尺寸标注方法2.3.2 CMOS与非门当所有给定条件中至少有一个条件不满足时,结果才能出现,这种逻辑关系就是“与非”逻辑关系,实现“

10、与非”逻辑关系的门电路就叫做与非门(NAND Gate)。两输入与非门的逻辑真值表2.3.2 CMOS与非门当所有给定条件中至少有一个与非门当两个输入同时为“1”的时候,输出为“0”,这可以通过将两个NMOS晶体管串联来实现当有一个输入为“0”的时候,输出为“1”,这可以通过将两个PMOS晶体管并联来实现与非门两输入与非门的电路图和逻辑符号两输入与非门的电路图和逻辑符号与非门的尺寸标注与非门的尺寸标注2.3.3 CMOS或非门当所给条件中的一个或一个以上被满足时,结果就不能实现,这种逻辑关系就是“或非”关系。或非门(NOR)就是实现“或非”逻辑关系的门电路两输入或非门的真值表2.3.3 CMO

11、S或非门当所给条件中的一个或一个以或非门当两个输入同时为“0”的时候,输出为“1”,这可以通过将两个PMOS晶体管串联来实现当有一个输入为“1”的时候,输出为“0”,这可以通过将两个NMOS晶体管并联来实现或非门两输入或非门电路图及逻辑符号两输入或非门电路图及逻辑符号2.3.4 CMOS传输门通过将一个NMOS晶体管和一个PMOS晶体管并联构成的,晶体管的源极和漏极作为信号线来使用,栅极分别连接控制信号传输门的电路图及逻辑符号图2.3.4 CMOS传输门通过将一个NMOS晶体管和传输门当S=0时,NMOS晶体管截止,此时 =1,PMOS晶体管也截止,传输门断开,输入信号送不到输出当S=1时,N

12、MOS晶体管导通,此时 =0,PMOS晶体管也导通,传输门导通,输入信号可以传送到输出传输门相当于一个由S控制的开关,此开关是双向的,输入和输出可以互换。传输门基于传输门的二选一多路选择器 基于传输门的二选一多路选择器 二选一多路选择器当S=1时,下面的传输门打开,上面的传输门关闭,B信号被送到输出当S=0时,上面的传输门打开,下面的传输门关闭,A信号被送到输出即S=1时选择B路信号输出,当S0时选择A路信号输出二选一多路选择器2.3.5 复合逻辑门用基本CMOS门进行组合,几乎可以实现任何逻辑函数,这种组合起来的逻辑门称为复合逻辑门。复合逻辑门通常是将与、或、非、与非及或非门组合起来构成的单

13、级门。 2.3.5 复合逻辑门用基本CMOS门进行组合,几乎 复合逻辑门 复合逻辑门复合逻辑门示例 复合逻辑门示例 NMOS串与并或PMOS并与串或NMOS串与并或PMOS并与串或设计过程:NMOS的下拉网络的设计:与操作用NMOS的串联实现或操作用NMOS的并联实现AB和CD的与操作可以分别用两个NMOS串联完成将两组开关并联就实现了AB和CD的或操作设计过程:用NMOS晶体管实现逻辑 用NMOS晶体管实现逻辑 设计过程:PMOS的上拉网络的设计:与操作用PMOS的并联实现或操作用PMOS的串联实现AB和CD的与操作可以分别用两个PMOS并联完成将两组开关串联就实现了AB和CD的或操作设计过

14、程:用PMOS晶体管实现逻辑 用PMOS晶体管实现逻辑 用CMOS实现逻辑门用CMOS实现逻辑门举例举例总结并联的NMOS和串联的PMOS都产生“或”操作并联的PMOS和串联的NMOS都产生“与”操作CMOS逻辑门实现包括:先“与”后“或”最后“非”的逻辑关系的电路为“与或非”(AOI AND-OR-INVERTER)电路先“或”后“与”最后“非”的逻辑关系的电路为“或与非”(OAI OR-AND-INVERTER)电路总结CMOS电路设计基础解析课件2.4.1 时钟信号在数字电路中,一般都包含有时钟信号。时钟信号有两个关键的参数:周期和频率,两者之间是倒数的关系。周期T指的是一个全时钟周期所

15、包含的时间,单位为秒(s),频率的单位为赫兹(Hz)。2.4 逻辑设计相关基础知识简介2.4.1 时钟信号在数字电路中,一般都包含有时钟信时钟信号时钟信号2.4.2 时延计算信号在电路中进行传播时需要消耗时间,这段时间称为时延。时延的计算涉及到电阻和电容值,下面回顾一下关于电阻器和电容器的基本知识。2.4.2 时延计算信号在电路中进行传播时需要消耗时集成电路中电阻的几何图形设计常用的薄层电阻图形 集成电路中电阻的几何图形设计常用的薄层电阻图形 电阻:计算电阻的公式为 表示导体的电阻率;l 表示导体的长度;h表示导体的厚度;w表示导体的宽度。 对于给定的工艺, h是一个常数 方块电阻,定义为:电

16、阻:计算电阻的公式为 方块电阻的几何图形 方块电阻的几何图形 方块电阻是集成电阻设计中常用的一个工艺参数,对于指定工艺中的导电材料层,其方块电阻值是一定的,所以利用方块电阻及导线的长宽比可以直接计算出导线的电阻值。 方块电阻是集成电阻设计中常用的一个工艺参数,对于指 电阻工艺可以分为三类:Diff Resistor, Poly Resistor, Nwell Resistor 电阻工艺可以分为三类:Diff Resistor, Po2电容器电容器可以储存电能,具有充电、放电、隔直流和通交流的特性。电容器是由两个金属电极之间夹一层绝缘的电介质所构成的元件,两个金属电极称为电容器的电极或极板。当两

17、个极板间有电压差的时候,电容器就存储电荷;如果两个极板短路,则电荷消失。2电容器电容器可以储存电能,具有充电、放电、隔直在国际单位制里,电容的单位是法拉,简称法,符号是F。导体的电容值的大小与极板的面积成正比,与极板之间的距离成反比。计算导体电容的公式为 “”是介电常数,与电介质的性质有关系;“s”表示两极板之间的有效面积;“d”表示两极板之间的距离。在国际单位制里,电容的单位是法拉,简称法,符号是F。导体最形象的电容结构为两个导电板极中间夹一个介质层导电板极为:Poly,Mental1,Mental2以及扩散层介质层一般为绝缘硅层电容可以分为:Poly-Poly电容、Mental-Poly电容、Mental2-Mental1电容、Poly-扩散层MOS电容最形象的电容结构为两个导电板极中间夹一个介质层CMOS电路设计基础解析课件叠层电容(节省面积)叠层电容(节省面积)集成电路里只能制作小的电感,一般都是通过外接的方法解决。单匝线圈多匝螺旋型线圈 多匝直角型线圈 补充:电感集成电路里只能制作小的电感,一般都是通过外接的方法解决。单匝时延包括门时延和导线时

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论