段译码电路设计_第1页
段译码电路设计_第2页
段译码电路设计_第3页
段译码电路设计_第4页
段译码电路设计_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、7段译码器设计,2012-2-13,内容提要,用并行语句设计在进程语句中设计用罗姆设计动态扫描译码器设计,硬件电路,用并行语句设计,实体DECL7S是端口(标准_逻辑_矢量中的A :(3向下到0);标准_逻辑中的R:LED7S:输出标准_逻辑_矢量(6下降到0);12月7日结束;当A=0000 ELSE 1111001当A=0001 ELSE 0100100当A=0011 ELSE 0110000当A=0011 ELSE 0011001当A=0100 ELSE 0010010当A=0101 ELSE 0000010当A=0110 ELSE 1111000时结束一;级数多,运行速度慢,在进程语句

2、中设计、图书馆使用电气和电子工程师协会。标准逻辑1164 .全部;实体DECL7S是端口(标准逻辑向量中的:(3向下到0);标准_逻辑中的R:LED7S:输出标准_逻辑_矢量(6下降到0);12月7日结束;当0000=LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S LED7S=00000时,开始流程(阿,右)的架构一你好。当1001=LED7S LED7S LED7S LED7S LED7S LED7S LED7S空时;结束案例

3、;否则LED7S=1111111结束中频;结束过程;结束一;只有一级,速度快,用罗姆设计,编辑罗姆文件新建原理图生成罗姆模块连线,不使用逻辑宏单元,动态扫描译码器设计,发光二极管数码显示电路,从电路看,该数码显示器是共阴极结构,bcdin输入的数据bcdsel位选信号leddata 7段译码输出ledsel位选输出,实体定义,图书馆电气与电子工程师协会使用IEEE。标准_逻辑_ 1164。全部;使用IEEE。标准_逻辑_算术。全部;使用IEEE。标准_逻辑_无符号。全部;实体bcd_led为端口(led数据:输出标准_逻辑_矢量(7下降到0);led sel :输出标准_逻辑_矢量(3至0);标准_逻辑_向量中的bcdin :下降到0);标准_逻辑_向量中的BCD sel :(1下降到0);结束bcd _ led,7段译码,bcd_led的架构行为是信号bcdtmp : STD _ logic _ vector(3至0);信号BCD seltp : STD _ logic _ vector(1至0);begin process(BCD sel)begin BCD compleddata leddaleddataleddataleddataleddataleddataleddataleddataleddataleddata=00000;结束案例;位选信号输出,bcds

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论